## ESTRUCTURA DE COMPUTADORES. UNIDAD 1 DISEÑO DIGITAL Y VHDL

- **1.1.** Dadas las señales fuente y dest, ambas de tipo std\_logic\_vector(7 downto 0), escriba el código para que dest sea fuente desplazada aritméticamente una posición a la derecha.
- **1.2.** Escriba el código equivalente al proceso adjunto, utilizando una sentencia concurrente de tipo *when else*. La lista de sensibilidad no se indica, pero suponga que es la correcta.

1.3. Complete la lista de sensibilidad del proceso adjunto.

```
process(...)
begin
    if a = b then
        c <= d xor e;
elsif f = 'l' then
        g <= h;
else
    i <= i + 4;
end if;
end process;</pre>
```

```
process( ... )
begin
   if a < b then
      s <= b;
   elsif a < c then
      s <= c;
   else
      s <= a;
   end if;
end process;</pre>
```

- **1.4.** Siendo *fuente* un *std\_logic\_vector(3 downto 0)* y *dest* un *std\_logic\_vector(6 downto 0)*, escriba el código para que *dest* sea igual a *fuente* multiplicado por 8 sin utilizar la multiplicación ni la suma.
- **1.5.** Siendo *clk*, *reset*, *d* y *q* señales de tipo *std\_logic*, escriba el código para que *q* sea un biestable de tipo D con reset asíncrono activo a nivel bajo y activo por flanco de subida.
- **1.6.** Escriba una sentencia de tipo assert para comprobar en un test-bench que la señal s está a '1' o si no indicar "La señal s no vale 1" y parar la simulación.
- **1.7.** Escriba el código equivalente al indicado con una única sentencia de tipo *if.* Añada un proceso y su lista de sensibilidad si fuera necesario.

```
z <= a when s = "00" else
b when s = "01" else
c;
```

- **1.8.** Siendo *clk*, *reset*, *d* y *q* señales de tipo *std\_logic*, escriba el código para que *q* sea un biestable de tipo D con reset síncrono activo a nivel bajo y activo por flanco de subida.
- **1.9.** Escriba una sentencia de tipo assert para comprobar en un testbench que la señal s es igual a '0' o si no sacar el mensaje "La señal s no vale 0" y parar la simulación.
- **1.10.** Escriba el código VHDL para generar un multiplexor cuya salida es la señal z, y cuyas entradas de datos son a0, a1, a2 y a3, todas de tipo std\_logic\_vector(31 downto 0). La señal de control es sel, de tipo std\_logic\_vector(1 downto 0). No hace falta que incluya la entity ni la architecture, sólo el código para la funcionalidad de la ALU (con process si es necesario).
- **1.11.** Dada la señal *dato4*, de tipo *std\_logic\_vector(3 downto 0)*, escriba el código VHDL para que *salida8*, de tipo *std\_logic\_vector(7 downto 0)*, sea *dato4* extendida en signo.
- **1.12.** Escriba el código equivalente al indicado con una sentencia de tipo *case*. Añada un proceso y su lista de sensibilidad si fuera necesario.

```
with s select

z <= a when "00",

b when "01",

c when others;
```

- **1.13.** Siendo *clk*, *reset*, *d* y *q* señales de tipo *std\_logic*, escriba el código para que *q* sea un biestable de tipo D activo por flanco de bajada con una señal de reset asíncrono activa a nivel alto.
- **1.14.** Escriba un proceso que genere una señal de reloj *clk* con período 20 ns (10 ns a nivel bajo y 10 ns a nivel alto), y que lo haga indefinidamente.
- **1.15.** Escriba el código VHDL para generar una pequeña ALU con señal de selección s, que si está a '0' genera la suma y si está a '1' genera la and. Las entradas de datos y la salida se llaman respectivamente a, b y z, y son todas de tipo std\_logic\_vector(31 downto 0). No hace falta que incluya la entity ni la architecture, sólo el código para la funcionalidad de la ALU (con process si es necesario).

## ESTRUCTURA DE COMPUTADORES. UNIDAD 1 DISEÑO DIGITAL Y VHDL

**1.16.** Utilizando VHDL, diseñe un proceso que, incluyendo la lista de sensibilidad oportuna, modele un flip-flop tipo D con entrada síncrona de Reset activo en alto y reloj activo por flanco de subida. Se adjunta un esquema de la entidad a modelar.



**1.17.** Escriba en la parte derecha el código equivalente al indicado con una sentencia de tipo *if.* Añada un proceso y su lista de sensibilidad si es necesario.

```
with s select
z <= a when "00",
b when "01",
c when others;
```

- **1.18.** Diseñe un multiplexor 4 a 1 con entradas de 8 bits de las siguientes cuatro formas:
  - a. Con una sentencia if.
  - b. Con una sentencia case.
  - c. Con una sentencia when else.
  - d. Con una sentencia with select.
- **1.19.** Diseñe un *testbench* para un multiplexor 4 a 1 con entradas de 8 bits del ejercicio anterior.
- 1.20. Diseñe un contador ascendente de 8 bits con reset asíncrono y carga en paralelo.
- **1.21.** Diseñe un contador ascendente de 8 bits con reset asíncrono y carga en paralelo que se elige entre cuatro posibles. Utilice para ello los módulos diseñados anteriormente (multiplexor y contador).
- 1.22. Rellene las listas de sensibilidad de los siguientes tres procesos

```
process
                               process
                                                               process
begin
                               begin
                                                               begin
 if rising_edge(Clk) then
                                 if A<B then
                                                                Clk \le '0';
  if Rst='1' then
                                  Z \leq A
                                                                wait for 10 ns;
    Q <= '0';
                                 elsif A=C then
                                                                Clk <= '1';
                                                                wait for 10 ns;
  else
                                  Z \leq B;
    Q \leq D;
                                 else
                                                               end process;
  end if:
                                  Z \ll (others => '0');
 end if:
                                 end if:
end process;
                               end process;
```

1.23. Complete la arquitectura de un multiplexor 4 a 1:

## ESTRUCTURA DE COMPUTADORES. UNIDAD 1 DISEÑO DIGITAL Y VHDL

**1.24.** Complete el siguiente bucle perteneciente a un testbench que prueba un contador descendente de 4 bits con salida llamada Q. El testbench debe generar una notificación si algún caso no es correcto. Considera que el contador inicialmente tiene el valor de 15 y que el testbench no debe comprobar desbordamientos.

Recuerde que para convertir un std\_logic\_vector a integer se puede usar la función *conv\_integer*(<*señal std\_logic\_vector>*) y para convertir un integer a un std\_logic\_vector se puede usar la función *conv std logic vector*(<*señal integer>*,<*num bits>*).

```
assert

wait until Clk = '1';
wait for 1 ns;
end loop;
```

1.25. Se desea diseñar el módulo del PC (Program Counter) de un microprocesador no MIPS. Se sabe que cada instrucción ocupa 3 bytes y que se pueden realizar saltos a la dirección DirJump cuando la señal de control Jmp es igual a 1. El módulo tiene una señal de reset (Rst) asíncrona activa a nivel alto la cual pone el valor del PC a 0. Complete la arquitectura en el código adjunto :



```
entity ModuloPC is port(
Clk, Rst, Jmp: in std_logic;
DirJmp: in std_logic_vector(15 downto 0);
PC: out std_logic_vector(15 downto 0));
end ModuloPC;
```

architecture Problema of ModuloPC is

**1.26.** Dibuje el circuito que sería sintetizado con el siguiente código VHDL. Todas las conexiones deben estar etiquetadas en el esquemático. Se sabe que A es una señal de tipo std\_logic\_vector(7 downto 0) Además, todos los componentes deben ser identificados correctamente, bien mediante un símbolo estándar o bien explicando su funcionamiento en texto auxiliar.

```
process(Clk)
begin
if rising_edge(Clk) then
if CE = '1' then
if X = '1' then
Y <= A(7) & A(7)
```

**1.27.** Dibuje el circuito que sería sintetizado con el siguiente código VHDL. Todas las conexiones deben estar etiquetadas en el esquemático. Además, todos los componentes deben ser identificados correctamente, bien mediante un símbolo estándar o bien explicando su funcionamiento en texto auxiliar.

```
Q1 <= A when Ctrl1 = '1' else
B when others;
Q2 <= C when Ctrl2 = '1' else
D when others;
Problema: Componente port map(PuertoA => Q1, PuertoB => Q2, Salida => Q3);
```